Главная | Настройка BIOS Setup | Оперативная память

Оперативная память

Настройка оперативной памяти — один из самых «больных» вопросов при конфигурировании BIOS Setup. Указание заведомо заниженных таймингов, хоть и обеспечивает высокую стабильность работы компьютера, способно отрицательно сказаться на быстродействии. Если же выставить слишком агрессивные значения, может, наоборот, пострадать стабильность работы. Важно найти оптимум, гарантирующий отсутствие сбоев и, при этом, обеспечивающий максимально возможную скорость работы компьютера.

FPM и EDO

В принципе, еще можно встретить компьютеры, в которых установлена оперативная память типа EDO или даже FPM. Конечно, это устаревшие машины с процессорами Pentium первого поколения (а то и еще более ранними моделями), но для некоторых применений их быстродействия вполне хватает.

RDRAM (Rambus)

Оперативная память Rambus так и не получила широкого распространения, хотя в свое время на нее возлагались большие надежды. Количество настроек при ее использовании минимально.

SDRAM, DDR, DDR2, DDR3

На смену FPM и EDO пришла оперативная память типа SDRAM. К несомненным плюсам модулей памяти этого типа (и всех последующих) можно отнести поддержку автоматического конфигурирования. Параметры модуля записываются в специальную микросхему SPD, а BIOS, ориентируясь на эту информацию, автоматически устанавливает необходимые задержки. DDR SDRAM, DDR2 SDRAM и DDR3 SDRAM — самые распространенные на данный момент типы памяти. Фактически, это SDRAM с удвоенной скоростью доступа и, как следствие, практически все параметры работы памяти DDR SDRAM, DDR2 SDRAM и DDR3 SDRAM аналогичны обычной SDRAM.

Контроль четности

Контроль четности — универсальная опция, которая может относиться к любому типу памяти. Модуль памяти с контролем четности (ECC) позволяет гарантировать целостность сохраняемых данных (отсутствие в них ошибок), а если ошибка все же произошла, работа компьютера будет прекращена. Эта возможность особенно актуальна для серверов и мощных рабочих станций.

Чередование доступа

Увеличить быстродействие при обращении к оперативной памяти можно, включив чередование банков и оптимизировав работу многоканального контроллера памяти.

Оптимизации

Помимо задания непосредственно задержек при работе оперативной памяти часто можно настроить и режимы обращения к памяти со стороны других компонентов.

Расширенные профили

Расширенный профиль позволяет модуля памяти считать из микросхемы SDP не только четыре основных тайминга (tCL, tRCD, tRP и tRAS) и рабочую частоту, но и вспомогательные тайминги, оптимальное напряжение питания и т.д.

Перераспределение

Если в вашей системе установлено 4 и более Гбайта оперативной памяти, для максимального ее использования могут потребоваться дополнительные настройки.

Управление сигналами

Занявшись ручным управлением сигналами можно добиться максимальной стабильности системы, что особенно важно, если вы занимаетесь разгоном.

Затенение

Затенение — это перенос в оперативную память содержимого ПЗУ всевозможных «интеллектуальных» карт расширения, имеющих свой BIOS. Поскольку доступ к оперативной памяти требует заметно меньше времени, чем обращение непосредственно к ПЗУ с BIOS карты, то и обмен данными с такой картой происходит быстрее.

Кэширование

Кэширование — это перенос данных из более медленной памяти в более быструю (в данном случае в оперативную память).

Cписок всех опций раздела:

по назначению | по алфавиту

FPM и EDO

Auto Configuration

DRAM Timing

DRAM RAS# Precharge Time

DRAM R/W Leadoff Timing

DRAM RAS To CAS Delay

Fast RAS To CAS Delay

Fast RAS# to CAS# Delay

DRAM Read Burst

DRAM Read Burst (EDO/FP)

DRAM Read Burst Timing

DRAM Write Burst Timing

Fast MA to RAS# Delay CLK

Fast R-W Turn Around

Turn-Around Insection

Fast EDO Path Select

Speculative Leadoff

Refresh RAS# Assertion

EDO CASx# MA Wait State

EDO CASx# Wait State

EDO RASx# Wait State

DRAM Idle Timer

DRAM PH Limit

DRAM Refresh

DRAM Refresh Period

DRAM Refresh Rate

RDRAM (Rambus)

RDRAM Bus Frequency

RDRAM Frequency (MHz)

RDRAM Pool B State

RDRAM Refresh Rate

SDRAM, DDR, DDR2, DDR3

Auto Detect DRAM Frequency

Configure DRAM Timing by

Configure DRAM Timing by SPD

Configure SDRAM Timing by

Configure SDRAM Timing by SPD

DDR Timing by SPD

DDRII Timing Item

DRAM Performance

DRAM Timing

DRAM Timing Configure

DRAM Timing Control

DRAM Timing Selectable

DRAM Timing setting by

High Performance Mode

MCT Timing Mode

Memory Timing Setting

Memory Timings

SDRAM Configuration

SDRAM Timing by SPD

SDRAM Timing Control

Timing Mode

Timing Setting Mode

MCT Extra Timing Mode

User Config mode

Aggressive timing

Optimization Mode

Top Performance

Bank 0/1 DRAM Timing

Bank 2/3 DRAM Timing

Bank 4/5 DRAM Timing

Bank 6/7 DRAM Timing

Memclock Mode

DRAM Clock

DRAM Clock By

DRAM Frequency

MEM (DDR), MHz

MEM Clock Setting

Memclock index value (Mhz)

Memclock index value or Limit

Memclock Value

Memory Clock (Mhz)

Memory clock Value or Limit

Memory Frequency

New MEM Speed (DDR)

SDRAM Frequency

System Memory Frequency

CPU/Memory Frequency Ratio

CPU:DRAM Clock Ratio

CPU:DRAM Frequency Ratio

DRAM Frequency (CPU:DRAM)

Memory Frequency For

System/Memory Frequency Ratio

System/SDRAM Frequency Ratio

Adjust DDR Frequency

Adjust DDR Memory Frequency

Max Memclock (MHz)

FSB - Memory Clock Mode

Memory Clock Mode

CPC Override

(Tcl) CAS# Latency

CAS Latency

CAS Latency (CL)

CAS Latency Setting

CAS Latency Time

CAS Read Latency

CAS# Latency

CAS# Latency (Tcl)

DDR CAS# Latency

DDR2 CAS Latency

DRAM CAS Latency

DRAM CAS Select

DRAM CAS# Latency

RAM CAS# Latency

SDRAM CAS Latency

SDRAM CAS Latency [DDR/DDR2]

SDRAM CAS Latency Time

SDRAM CAS# Latency

SDRAM Cycle Length

T (CAS)

tCL (CAS Latency)

(Trcd) RAS to CAS R/W Delay

Active to CMD (Trcd)

DRAM RAS# to CAS# Delay

DRAM Timing tRCD

DRAM tRCD Select

DRAM Trcd Timing Value

RAM RAS# to CAS# Delay

RAS to Active Time (tRCD)

RAS to CAS Delay

RAS to CAS Delay (tRCD)

RAS# to CAS# Delay

RAS# to CAS# Delay (Trcd)

SDRAM RAS To CAS Delay

SDRAM RAS# to CAS# delay

SDRAM RAS-to-CAS Delay

SDRAM Trcd Timing Value

T (RCD)

TRCD

tRCD

SDRAM (CAS Lat/RAS to CAS)

(Tras) Minimum RAS active Time

Act to Precharge Delay

Active to Precharge (Tras)

Active to Precharge Delay

DRAM Precharge Delay

DRAM RAS# Activate to Precharge Delay

DRAM Timing tRAS

DRAM tRAS Select

DRAM Tras Timing Value

Min RAS# Active Time

Min RAS# Active Time (Tras)

Precharge Delay

Precharge Delay (tRAS)

RAM RAS Act. to Pre.

RAS Pulse Width

SDRAM Active to Precharge Time

SDRAM RAS Act. To Pre.

SDRAM Tras Timing Value

T (RAS)

TRAS

tRAS

(Trc) Row Cycle Time

DRAM Trc Timing Value

Row Cycle Time

Row cycle time (Trc)

SDRAM Trc Timing Value

T (RC)

TRC

tRC

SDRAM Cycle Time Tras/Trc

(Trp) Row Precharge Time

DRAM RAS# Precharge

DRAM Timing tRP

DRAM tRP Select

DRAM Trp Timing Value

Precharge Time (tRP)

Precharge to Active (Trp)

RAM RAS# Precharge

RAS# Precharge

Row Precharge Time

Row Precharge Time (Trp)

SDRAM RAS Precharge Time

SDRAM RAS# Precharge

SDRAM Trp Timing Value

T (RP)

TRP

tRP

1T CMD Support

1T/2T

1T/2T Memory Timing

2T Command

Addressing Mode

Command Per Clock

Command Per Clock (CMD)

DDR 1T/2T Item

DDR Command Rate

DDR SDRAM Command Rate

DRAM 1T/2T Command

DRAM Command Rate

MA 1T/2T Select

MEM Addr/Cmd Setup Time

SDRAM 1T Command

SDRAM Command Rate

DRAM TRFC

REF to ACT/REF (Trfc)

REF to ACT/REF to REF (Trfc)

Refresh Cycle Time

Row Refresh Cyc Time

Row refresh cyc time (Trfc)

TRFC

tRFC

Trfc0 for DIMM0

Trfc1 for DIMM1

Trfc2 for DIMM2

Trfc3 for DIMM3

(Twr) Write Recovery Time

DRAM Write Recovery Time

tWR

TWR

Write Recovery Time

Write Recovery Time (tWR)

Write recovery time (Twr)

Read to Write Delay

Read to Write delay (Trwt)

TRTW

tRWT

TRWT

tWTR

TWTR

TwTr Command Delay

Write to Read Delay

Write to Read delay (Twtr)

TWCL

Write Latency

(Trrd) RAS to RAS Delay

ACT (0) to ACT (1) (Trrd)

Row to Row Delay

Row to Row delay (Trrd)

TRRD

tRRD

(Trtp) Precharge Time

Read to Precharge

Additive Latency (tAL)

DDR2 Additive Latency (tAL)

System Performance

DRAM Idle Timer

SDRAM Idle Timer

DRAM PH Limit

SDRAM PH Limit

SDRAM MA Wait State

Fast R-W Turn Around

SDRAM Speculative Read

SDRAM Banks Close Policy

DDR Refresh Rate

Refresh Mode Select

Refresh Period

Refresh period (Tref)

Refresh Rate

Refresh Rate Select

SDRAM Refresh Rate

tREF

Контроль четности

Data Integrity (PAR/ECC)

DRAM Data Integrity

DRAM Data Integrity Mode

DRAM ECC Enable

DRAM ECC Mode

DRAM Integrity Mode

Memory Configuration

Memory Correction

Memory ECC Mode

Memory Parity/ECC Check

SDRAM ECC Setting

DRAM ECC/PARITY Select

Master ECC Enable

DRAM BG Scrub

DRAM Scrub Redirect

4-Bit ECC Mode

ECC Chip Kill

Чередование доступа

Bank Interleave

Bank Interleaving

DRAM Bank Interleave

DRAM Bank Interleaving

SDRAM Bank Interleave

DRAM Interleave Time

DRAM Bus Selection

Node Interleaving

Оптимизации

CPU Latency Timer

CPU-DRAM Back-Back Transaction

Read Around Write

Super Bypass Function

Super Bypass Wait State

DRAM Queue Depth

32 Byte Granularity

Burst Length

DRAM Burst Length

DRAM Burst Length 8QW

SDRAM Burst Length

R/W Queue Bypass

Read/Write Queue Bypass

Bypass Max

Bypass Maximum

DCQ Bypass Maximum

DRAM Read Latch Delay

MD to HD Delay

Chipset NA# Asserted

Read delay from Rx FIFO

Gate A20 Option

Fast Chip Select

Dynamic Paging Mode

Hyper Path

Hyper Path 2

Hyper Path 3

Memory Acceleration Mode

Game Accelerator

MEM Turbo Mode

Performance Mode

Turbo Mode

Memory Optimize Mode

Расширенные профили

SLI-Ready Memory

SLI-Ready Memory CPUOC

Перераспределение

DRAM Over 4G Remapping

H/W DRAM Over 4GB Remapping

H/W Memory Hole Remapping

Hardware Memory Hole

Memory Hole Remapping

Memory Remap Feature

Memory Remapping Feature

S/W DRAM Over 4GB Remapping

S/W Memory Hole Remapping

Software Memory Hole

MTRR Mapping Mode

Auto Optimize Bottom IO

Bottom of 32-bit [31:24] IO

Bottom of [31:24] IO space

Bottom of UMA DRAM [31:24]

Управление сигналами

Async Latency

Async Latency Value

Asynclat

Max Async Latency

Read Preamble Setting

Read Preamble Value

DQS Timing Training Control

DQS Training Control

Read DQS Skew

Read DQS Timing Control

CKE base power down mode

CKE based Power down Control

CKE based powerdown

CKE power down control

Dynamic CKE

DRAM Read Thermal Mgmt

DRAM Throttling Threshold

Dram on-die termination

DRAM Driver Weak Mode

Output Driver Comp.

CKE Drive Strength

CS Drive Strength

CS/ODT Drive Strength

Add/CMD Drive Strength

MA Drive Strength

MCLK Drive Strength

Data Drive Strength

MD Drive Strength

DQS Drive Strength

Затенение

C000, 32k Shadow

Video BIOS Shadow

Video ROM BIOS Shadow

C8000-CBFFF Shadow

CC000-CFFFF Shadow

D0000-D3FFF Shadow

D4000-D7FFF Shadow

D8000-DBFFF Shadow

DC000-DFFFF Shadow

Кэширование

System BIOS Cacheable

Video BIOS Cacheable

Video Memory Cache Mode

Video RAM Cacheable

Главная | Настройка BIOS Setup | Оперативная память

Служебная информация:

время выполнения: 0.0417 с;

количество запросов: 6.